GS8342D11BD-350

GSI Technology
464-GS8342D11BD-350
GS8342D11BD-350

Fab. :

Description :
SRAM 1.8 or 1.5V 4M x 9 36M

Modèle de ECAO:
Téléchargez gratuitement le chargeur de bibliothèque pour convertir ce fichier pour votre outil ECAD. En savoir plus sur le modèle ECAD.

Disponibilité

Stock:
Non stocké
Minimum : 1   Multiples : 1
Prix unitaire:
-,-- €
Ext. Prix:
-,-- €
Tarif est.:

Prix (EUR)

Qté. Prix unitaire
Ext. Prix
46,71 € 46,71 €
43,18 € 431,80 €
41,78 € 1 253,40 €
40,73 € 2 443,80 €
38,61 € 4 054,05 €
37,75 € 9 626,25 €
510 Devis

Attribut de produit Valeur d'attribut Sélectionner l'attribut
GSI Technology
Catégorie du produit: SRAM
RoHS: N
36 Mbit
4 M x 9
350 MHz
Parallel
1.9 V
1.7 V
665 mA
0 C
+ 70 C
SMD/SMT
BGA-165
Tray
Marque: GSI Technology
Pays d’assemblage: Not Available
Pays de diffusion: Not Available
Pays d'origine: Not Available
Type de mémoire: DDR
Sensibles à l’humidité: Yes
Type de produit: SRAM
Série: GS8342D11BD
Nombre de pièces de l'usine: 15
Sous-catégorie: Memory & Data Storage
Nom commercial: SigmaQuad-II+
Type: SigmaQuad-II+
Produits trouvés:
Pour consulter des produits similaires, sélectionnez au moins une case.
Sélectionnez au moins une case pour consulter des produits similaires dans cette catégorie.
Attributs sélectionnés: 0

Cette fonctionnalité nécessite l'activation de JavaScript.

TARIC:
8542324500
CNHTS:
8542319090
CAHTS:
8542320041
USHTS:
8542320041
JPHTS:
854232029
KRHTS:
8542321020
MXHTS:
8542320201
ECCN:
3A991.b.2.b

Quad SRAMs

GSI Technology Quad SRAMs combine capacity and performance with the ability to transfer four beats of data (two beats per data bus) in a single clock cycle. SigmaQuad SRAMs are synchronous memories with separate read and write data buses with unequaled transaction rates by competitors.

SigmaQuad-II+ SRAMs

GSI Technology SigmaQuad-II+ SRAMs have built-in compliance with the SigmaQuad-II+ SRAM pinout standard for Separate I/O synchronous SRAMs. The SigmaQuad-II+ are 301,989,888-bit (288Mb) SRAMs. The SigmaQuad-II+ SRAMs are just one element in a family of low power, low voltage HSTL I/O SRAMs designed to operate at the speeds needed to implement economical high performance networking systems.